Implementierung einer 4-Bit MiniCPU in VHDL auf einem FPGA
- Die vorliegende Studienarbeit beschreibt die Entwicklung und den Aufbau einer 4-Bit MiniCPU mittels VHDL auf einem FPGA. Dabei werden alle Register und Busse auf Siebensegmentanzeigen herausgeführt um die Vorgänge innerhalb der CPU zu veranschaulichen.
Verfasserangaben: | Christopher Israel, Marcel Jakobs |
---|---|
URN: | urn:nbn:de:kola-3200 |
Betreuer: | Merten Joost |
Dokumentart: | Studienarbeit |
Sprache: | Deutsch |
Datum der Fertigstellung: | 20.07.2009 |
Datum der Veröffentlichung: | 20.07.2009 |
Veröffentlichende Institution: | Universität Koblenz-Landau, Campus Koblenz, Universitätsbibliothek |
Titel verleihende Institution: | Universität Koblenz, Universitätsbibliothek |
Datum der Freischaltung: | 20.07.2009 |
Freies Schlagwort / Tag: | Field programmable gate array; VHDL |
Seitenzahl: | 82 |
Institute: | Fachbereich 3 / Institut für Integrierte Naturwissenschaften |
DDC-Klassifikation: | 0 Informatik, Informationswissenschaft, allgemeine Werke / 00 Informatik, Wissen, Systeme / 004 Datenverarbeitung; Informatik |
Lizenz (Deutsch): | Es gilt das deutsche Urheberrecht: § 53 UrhG |